

# Architettura degli Elaboratori I

Corso di Laurea Triennale in Informatica
Università degli Studi di Milano
Dipartimento di Informatica "Giovanni Degli Antoni"

# Riepilogo segnali di controllo

Segnali di lettura/scrittura: hanno un effetto solo quando posti a 1

| RegWrite | Attiva la scrittura nel Register File: il dato D viene scritto nel registro indirizzato da WriteAddr                   |
|----------|------------------------------------------------------------------------------------------------------------------------|
| MemRead  | Attiva la lettura in memoria: sull'uscita DataRead viene posto il valore della parola di memoria che ha indirizzo Addr |
| MemWrite | Attiva la <b>scrittura in memoria</b> : il dato D vene scritto nella parola di memoria che ha indirizzo Addr           |

#### Segnali di selezione

|                 | Se posto a 0                                                                                          | Se posto a 1                                                                                                                                                                        |
|-----------------|-------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ALUSrc          | Il secondo operando della ALU viene dal Register File: uscita DataRead <sub>2</sub>                   | Il secondo operando della ALU è l'estensione su 32 bit del campo IMMEDIATO dell'istruzione (bit 15-0)                                                                               |
| MemToReg        | Il dato D da scrivere nel Register File proviene dall'uscita della ALU                                | Il dato D da scrivere nel Register File dall'uscita di lettura DataRead della memoria                                                                                               |
| RegDst          | L'indirizzo del registro destinazione è estratto dal campo $r_t$ dell'istruzione (bit 20-16)          | L'indirizzo del registro destinazione è estratto dal campo $r_d$ dell'istruzione (bit 15-11)                                                                                        |
| Branch AND Zero | L'indirizzo da scrivere in $PC$ è $PC + 4$ (a meno che Jump non sia posto a 1)                        | L'indirizzo da scrivere in $PC$ è $PC+4$ a cui si somma il valore del campo IMMEDIATO dell'istruzione (bit 15-0) esteso su 32 bit e moltiplicato per 4                              |
| Jump            | L'indirizzo da scrivere in $PC \stackrel{.}{e} PC + 4$ (a meno che Branch AND Zero non sia posto a 1) | L'indirizzo da scrivere in $PC$ ottenuto aggiungendo al valore del campo PSEUDO-INDIRIZZO dell'istruzione (bit 0-15) due zeri a destra e i 4 bit più significativi di PC a sinistra |



- AluCtrl: comunica all'unità di controllo della ALU quale tipo di istruzione la CPU sta eseguendo, ci interessano solo le istruzioni aritmetico-logiche, gli accessi a memoria e la branch; con jump la ALU non è necessaria
- ALUOp: configura la ALU perché esegua una delle operazioni supportate

| AluCtrl                               | ALUOp                                    |
|---------------------------------------|------------------------------------------|
| Istruzione Aritmetico-Logica (tipo R) | La ALU fa l'operazione indicata da funct |
| Accesso a memoria (lw o sw)           | La ALU fa una somma                      |
| Branch on equal                       | La ALU fa una differenza                 |

Iniziamo scegliendo una codifica per AluCtrl il cui valore dipende da Opcode

| Opcode                   | AluCtrl |
|--------------------------|---------|
| 000000 (tutte le tipo R) | 10      |
| 100011 (lw)              | 00      |
| 101011 (sw)              | 00      |
| 000100 (beq)             | 01      |

AluCtrl =  $10 \rightarrow$  Aritmetico-logica

AluCtrl =  $00 \rightarrow$  Accesso a memoria

AluCtrl =  $01 \rightarrow Branch$ 







 $AluCtrl_0 = o_2 \qquad \qquad AluCtrl_1 = \overline{o_2} \ \overline{o_1}$ 

 $O_4$ 

0

 $O_5$ 

 $A-R \rightarrow$ 



 Ora possiamo sintetizzare l'unità di controllo della ALU che, dato il segnale di controllo AluCtrl e funct, determina ALUOp

AluCtrl



|     | $AluCtrl_1$ | $AluCtrl_0$ | $f_5$ | $f_4$ | $f_3$ | $f_2$ | $f_1$ | $f_0$ | $ALUOp_2$ | $ALUOp_1$ | $ALUOp_0$ |
|-----|-------------|-------------|-------|-------|-------|-------|-------|-------|-----------|-----------|-----------|
| lw  | 0           | 0           | х     | х     | x     | х     | х     | х     | 0         | 1         | 0         |
| sw  | 0           | 0           | х     | х     | x     | х     | х     | х     | 0         | 1         | 0         |
| beq | 0           | 1           | х     | х     | x     | х     | х     | х     | 1         | 1         | 0         |
| add | 1           | 0           | 1     | 0     | 0     | 0     | 0     | 0     | 0         | 1         | 0         |
| sub | 1           | 0           | 1     | 0     | 0     | 0     | 1     | 0     | 1         | 1         | 0         |
| and | 1           | 0           | 1     | 0     | 0     | 1     | 0     | 0     | 0         | 0         | 0         |
| or  | 1           | 0           | 1     | 0     | 0     | 1     | 0     | 1     | 0         | 0         | 1         |
| slt | 1           | 0           | 1     | 0     | 1     | 0     | 1     | 0     | 1         | 1         | 1         |

funct

*ALUOp* 



|     | $AluCtrl_1$ | $AluCtrl_0$ | $f_5$ | $f_4$ | $f_3$ | $f_2$ | $f_1$ | $f_0$ | $ALUOp_2$ | $ALUOp_1$ | $ALUOp_0$ |
|-----|-------------|-------------|-------|-------|-------|-------|-------|-------|-----------|-----------|-----------|
| lw  | 0           | 0           | х     | x     | x     | x     | x     | x     | 0         | 1         | 0         |
| SW  | 0           | 0           | x     | x     | x     | x     | х     | x     | 0         | 1         | 0         |
| beq | 0           | 1           | x     | x     | x     | x     | x     | x     | 1         | 1         | 0         |
| add | 1           | 0           | 1     | 0     | 0     | 0     | 0     | 0     | 0         | 1         | 0         |
| sub | 1           | 0           | 1     | 0     | 0     | 0     | 1     | 0     | 1         | 1         | 0         |
| and | 1           | 0           | 1     | 0     | 0     | 1     | 0     | 0     | 0         | 0         | 0         |
| or  | 1           | 0           | 1     | 0     | 0     | 1     | 0     | 1     | 0         | 0         | 1         |
| slt | 1           | 0           | 1     | 0     | 1     | 0     | 1     | 0     | 1         | 1         | 1         |

funct

 $AluCtrl_i \rightarrow C_i$ 

*ALUOp* 

$$ALUOp_0 = C_1 \overline{C_0} f_5 \overline{f_4} (\overline{f_3} f_2 \overline{f_1} f_0 + f_3 \overline{f_2} f_1 \overline{f_0})$$

$$ALUOp_1 = (\overline{C_1} + C_0) + (\overline{f_5} + f_4 + f_3 + \overline{f_2} + f_1)$$

$$ALUOp_2 = \overline{C_1} C_0 + C_1 \overline{C_0} (f_5 \overline{f_4} \overline{f_2} f_1 \overline{f_0})$$

AluCtrl



|     | 7   | ο.     | 7   |
|-----|-----|--------|-----|
| A   | เนเ | ( it:1 | rl. |
| 4 1 | ··· |        | ·   |

#### funct

#### *ALUOp*

|     | $AluCtrl_1$ | $AluCtrl_0$ | $f_5$ | $f_4$ | $f_3$ | $f_2$ | $f_1$ | $f_0$ | $ALUOp_2$ | $ALUOp_1$ | $ALUOp_0$ |
|-----|-------------|-------------|-------|-------|-------|-------|-------|-------|-----------|-----------|-----------|
| lw  | 0           | 0           | x     | x     | x     | x     | x     | x     | 0         | 1         | 0         |
| sw  | 0           | 0           | x     | x     | x     | x     | x     | x     | 0         | 1         | 0         |
| beq | 0           | 1           | х     | х     | х     | x     | x     | x     | 1         | 1         | 0         |
| add | 1           | 0           | 1     | 0     | 0     | 0     | 0     | 0     | 0         | 1         | 0         |
| sub | 1           | 0           | 1     | 0     | 0     | 0     | 1     | 0     | 1         | 1         | 0         |
| and | 1           | 0           | 1     | 0     | 0     | 1     | 0     | 0     | 0         | 0         | 0         |
| or  | 1           | 0           | 1     | 0     | 0     | 1     | 0     | 1     | 0         | 0         | 1         |
| slt | 1           | 0           | 1     | 0     | 1     | 0     | 1     | 0     | 1         | 1         | 1         |

$$ALUOp_0 = C_1 \, \overline{C_0} f_5 \overline{f_4} (\overline{f_3} f_2 \overline{f_1} f_0 + f_3 \overline{f_2} f_1 \overline{f_0})$$

$$ALUOp_1 = (\overline{C_1} + C_0) + (\overline{f_5} + f_4 + f_3 + \overline{f_2} + f_1)$$

$$ALUOp_2 = \overline{C_1}C_0 + C_1\overline{C_0}(f_5\overline{f_4}\overline{f_2}f_1\overline{f_0})$$



## Unità di controllo principale

|     | $O_5$ | 04 | $O_3$ | $O_2$ | 01 | $O_0$ | Reg<br>Write | Reg<br>Dst | ALU<br>Src | Mem<br>Read | Mem<br>Write | Mem<br>ToReg | Branch | Jump |
|-----|-------|----|-------|-------|----|-------|--------------|------------|------------|-------------|--------------|--------------|--------|------|
| A-R | 0     | 0  | 0     | 0     | 0  | 0     | 1            | 1          | 0          | 0           | 0            | 0            | 0      | 0    |
| lw  | 1     | 0  | 0     | 0     | 1  | 1     | 1            | 0          | 1          | 1           | 0            | 1            | 0      | 0    |
| sw  | 1     | 0  | 1     | 0     | 1  | 1     | 0            | х          | 1          | 0           | 1            | х            | 0      | 0    |
| beq | 0     | 0  | 0     | 1     | 0  | 0     | 0            | х          | 0          | 0           | 0            | х            | 1      | 0    |
| j   | 0     | 0  | 0     | 0     | 1  | 0     | 0            | х          | х          | 0           | 0            | х            | х      | 1    |



RegWrite =  $\overline{o_2}\overline{o_1} + o_5\overline{o_3}$ 

 $MemRead = o_5 \overline{o_3}$ 

Branch =  $\overline{o_5}$  $o_2$ 

 $RegDst = \overline{o_2} \, \overline{o_1}$ 

MemWrite =  $o_3$ 

 $Jump = o_1 \overline{o_0}$ 

 $ALUSrc = o_5$ 

 $MemToReg = o_5 \overline{o_3}$ 

### Unità di controllo finale

